Dat onthult TG Daily. De doelstelling van dit Terabyte Bandwith Initiative zou gehaald moeten worden door 16 DRAM kanalen te gebruiken om 14 Gbps door te pompen, met 4 bytes per klokcyclus. Een inputklok van 500 MHz wordt door een PLL geinjecteerd. Daarmee zou een 32x frequentie gehaald moeten worden, met een maximale snelheid van 64 GB/s. Rambus stapt over op een zogeheten Fully Differential Memory Architecture (FDMA), en de command/address bus is ook vervangen.

Rambus zou een testopstelling klaar hebben staan die een enkel kanaal van 64 GB/s moet demonstreren. Een echte prototype is er nog niet. De specificaties voor de machine worden, zo melden nieuwsbronnen, aanstaande woensdag door Rambus openbaar gemaakt. Op dit moment mikt het bedrijf op 2010 of 2011 als streefdoel voor producten met de technologie. Bron: Techworld